ネットワークトラフィックは年々増加しており,システム内でO/E/O変換無しにパケットを光のまま処理可能な全光パケットスイッチングシステムの実現が期待されている[1].想定する全光パケットスイッチングシステムではパケットから分離した先頭ビットとラベルを用いてラベル処理を行う.処理の結果得られる出力位置制御用1bit信号をペイロードが通過可能な幅まで拡大・維持し,パケット転送用ゲートを制御する為には全光フリップフロップ(F-F)動作が必要となる.
これまで,SOA-MZI(Semiconductor Optical Amplifier based on Mach Zehnder Interferometer)と出力部の帰還ループからなる構成[2]に着目し,ループ短尺化を目的としたモノリシック集積光F-F回路内の単一SOAの特性を抽出した後,精密な解析モデルを構築し10Gbps相当の短パルスでの光F-F動作を確認してきた[3].今回は解析モデルを用いて,40Gbps相当の短パルスに対するループ遅延量の許容度について検討したので報告する.