English
Home
各種検索
研究業績検索
論文・著書検索
( 詳細検索 )
特許検索
( 詳細検索 )
研究ハイライト検索
( 詳細検索 )
研究者検索
組織・担当から絞り込む
サポート
よくあるご質問(FAQ)
T2R2登録申請
学位論文登録について
組織単位データ出力について
(学内限定)
サポート・問合せ
T2R2について
T2R2とは?
運用指針
リーフレット
本文ファイルの公開について
関連リンク
東京科学大学
東京科学大学STARサーチ
国立情報学研究所(学術機関リポジトリ構築連携支援事業)
Home
>
ヘルプ
論文・著書情報
タイトル
和文:
世界最速のFPGAソーティングアクセラレータの初期検討
英文:
著者
和文:
臼井 琢真
,
眞下 達
,
松田 裕貴
,
小林 諒平
,
吉瀬 謙二
.
英文:
Takuma Usui
,
Susumu Mashimo
,
Yuki Matsuda
,
Ryohei Kobayashi
,
Kenji Kise
.
言語
Japanese
掲載誌/書名
和文:
第78回全国大会講演論文集
英文:
巻, 号, ページ
Vol. 2016 No. 1 pp. 149-150
出版年月
2016年3月
出版者
和文:
英文:
会議名称
和文:
情報処理学会第78回全国大会
英文:
開催地
和文:
神奈川
英文:
アブストラクト
ソーティングはデータベース,画像処理,データ圧縮といった様々なアプリケーションに使用されている非常に重要な計算カーネルである.このため様々な高速化手法が提案されており,中にはFPGAを用いたものが存在する.FPGAはユーザーが自由に内部構成を設計できるLSIであるため,アプリケーションに特化した演算回路やデータ供給機構を実装することにより,CPUやGPUと比較して高い演算性能を持つアクセラレータを作成できる可能性を持つ.本稿では,FPGAを用いた世界最速のソーティングアクセラレータの実現に向けたアプローチを検討する.
©2007
Institute of Science Tokyo All rights reserved.