English
Home
各種検索
研究業績検索
論文・著書検索
( 詳細検索 )
特許検索
( 詳細検索 )
研究ハイライト検索
( 詳細検索 )
研究者検索
組織・担当から絞り込む
サポート
よくあるご質問(FAQ)
T2R2登録申請
学位論文登録について
組織単位データ出力について
(学内限定)
サポート・問合せ
T2R2について
T2R2とは?
運用指針
リーフレット
本文ファイルの公開について
関連リンク
東京科学大学
東京科学大学STARサーチ
国立情報学研究所(学術機関リポジトリ構築連携支援事業)
Home
>
ヘルプ
論文・著書情報
タイトル
和文:
GPU・FPGA混載ノードにおけるヘテロ演算加速プログラム環境に関する研究
英文:
著者
和文:
中道 安祐未
,
小林諒平
,
藤田典久
,
朴泰祐
.
英文:
中道 安祐未
,
Ryohei Kobayashi
,
藤田典久
,
朴泰祐
.
言語
Japanese
掲載誌/書名
和文:
研究報告ハイパフォーマンスコンピューティング(HPC)
英文:
巻, 号, ページ
Vol. 2019-HPC-168(10) pp. 1-7
出版年月
2019年2月
出版者
和文:
英文:
会議名称
和文:
第168回ハイパフォーマンスコンピューティング研究発表会
英文:
開催地
和文:
英文:
アブストラクト
近年,高性能コンピューティング (HPC : High Performance Computing) の分野において,アクセラレータを搭載した大規模計算クラスタが主流の 1 つとなっている.アクセラレータには,主に Graphics Processing Unit (GPU) が用いられているが,HPC 分野では処理の柔軟性や電力効率の高さから Field Programmable Gate Array (FPGA) が注目されつつある.そこで,GPU が不得意な計算を FPGA に行わせる GPU + FPGA の複合システムにより実アプリケーションのさらなる高性能化を目指す.本研究では,GPU と FPGA の両方を搭載した計算機で GPU + FPGA のハイブリッドアクセラレーションを実現するプログラムの開発手法と環境について議論する.
©2007
Institute of Science Tokyo All rights reserved.