|
LeeHyunui 研究業績一覧 (15件)
- 2024
- 2023
- 2022
- 2021
- 2020
- 全件表示
論文
-
Hyunui LEE,
Masaya Miyahara,
Akira Matsuzawa.
A 12-bit Interpolated Pipeline ADC Using Body Voltage Controlled Amplifier,
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences,
Vol. E96-A,
No. 12,
pp. 2508-2515,
Dec. 2013.
-
Hyunui LEE,
Masaya Miyahara,
Akira Matsuzawa.
Design of Interpolated Pipeline ADC using Low-Gain Open-Loop Amplifiers,
IEICE Transactions on Electronics,
Vol. E96-C,
No. 6,
pp. 838-849,
June 2013.
-
Hyunui LEE,
Yusuke Asada,
Masaya Miyahara,
Akira Matsuzawa.
A 6 bit, 7 mW, 700 MS/s Subranging ADC using CDAC and Gate-Weighted Interpolation,
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences,
Vol. E96-A,
No. 2,
pp. 422-433,
Feb. 2013.
国際会議発表 (査読有り)
-
Hyunui LEE,
Akira Matsuzawa,
Masaya Miyahara.
A 12-bit Interpolated Pipeline ADC using Body Voltage Controlled Amplifier,
IEEE International New Circuits and Systems Conference (NEWCAS),
June 2013.
-
Hyunui LEE,
Masaya Miyahara,
Akira Matsuzawa.
A 6-bit Subranging ADC with Single CDAC Interpolation,
IEEE International Conference on Electron Devices and Solid-State Circuits (EDSSC),
June 2013.
-
Masaya Miyahara,
Hyunui Lee,
Daehwa Paik,
Akira Matsuzawa.
A 10b 320 MS/s 40 mW Open-Loop Interpolated Pipeline ADC,
IEEE Symposium on VLSI Circuits,
pp. 126-127,
June 2011.
国際会議発表 (査読なし・不明)
-
Hyunui Lee,
Yusuke Asada,
Kei Yoshihara,
Tatsuya Urano,
Masaya Miyahara,
Akira Matsuzawa.
A 6 bit, 7 mW, 250 fJ, 700 MS/s Subranging ADC,
The International Workshop on Millimeter Wave Wireless Technology and Applications,
Dec. 2010.
国内会議発表 (査読なし・不明)
-
廣岡慶之,
李賢義,
宮原正也,
松澤昭.
補間型パイプラインADCに用いる増幅器の精度向上の検討,
電子情報通信学会集積回路研究会,
Dec. 2011.
-
李賢義,
宮原正也,
松澤昭.
寄生容量が補間型パイプライン ADC の性能に与える影響,
電子情報通信学会 ソサイエティ大会,
Sept. 2011.
-
角川佳弘,
李賢義,
宮原正也,
松澤昭.
MOM容量の容量設定精度とばらつきの測定,
電子情報通信学会 ソサイエティ大会,
pp. 99,
Sept. 2011.
-
李 賢義,
宮原正也,
松澤昭.
入力信号レンジがSAR ADCの性能に与える影響に関する研究,
電子情報通信学会ソサイエティ大会講演論文集,
社団法人電子情報通信学会,
Vol. 2010,
No. 2,
Sept. 2010.
-
李賢義,
白戴和,
宮原正也,
松澤昭.
微細CMOSプロセスを用いたコンパレータのオフセットばらつき補償技術,
電子情報通信学会集積回路研究専門委員会 LSIとシステムのワークショップ 2010,
May 2010.
学位論文
-
Study of Multi-Stage Analog to Digital Converters using Interpolation Technique,
Thesis,
Doctor (Academic),
Tokyo Institute of Technology,
2013/09/25,
-
Study of Multi-Stage Analog to Digital Converters using Interpolation Technique,
Exam Summary,
Doctor (Academic),
Tokyo Institute of Technology,
2013/09/25,
-
Study of Multi-Stage Analog to Digital Converters using Interpolation Technique,
Summary,
Doctor (Academic),
Tokyo Institute of Technology,
2013/09/25,
[ BibTeX 形式で保存 ]
[ 論文・著書をCSV形式で保存
]
[ 特許をCSV形式で保存
]
|