|
原祐子 研究業績一覧 (174件)
論文
-
Saya Inagaki,
Mingyu Yang,
Yang Li,
Kazuo Sakiyama,
Yuko Hara-Azumi.
Power Side-channel Attack Resistant Circuit Designs of ARX Ciphers Using High-level Synthesis,
ACM Transactions on Embedded Computing Systems,
Sept. 2023.
-
Ryota Hira,
Tomoaki Kitahara,
Daiki Miyahara,
Yuko Hara-Azumi,
Yang Li,
Kazuo Sakiyama.
Software Evaluation for Second Round Candidates in NIST Lightweight Cryptography,
Journal of Information Processing,
Mar. 2023.
-
Go Takatoi,
Takeshi Sugawara,
Kazuo Sakiyama,
Yuko Hara-Azumi,
Yang Li.
The Limits of Timing Analysis and SEMA on Distinguishing Similar Activation Functions of Embedded Deep Neural Networks,
Applied Sciences,
Apr. 2022.
-
Yu Nakayama,
Yukito Onodera,
Anh Hoang Ngoc Nguyen,
Yuko Hara-Azumi.
Real-Time Resource Allocation in Passive Optical Network for Energy-Efficient Inference at GPU-Based Network Edge,
IEEE Internet of Things Journal,
Mar. 2022.
-
Mehdi Trabelsi Ajili,
Yuko Hara-Azumi.
Multimodal Neural Network Acceleration on a Hybrid CPU-FPGA Architecture: A Case Study,
IEEE Access,
Jan. 2022.
-
Yu Nakayama,
Ryo Yaegashi,
Anh Hoang Ngoc Nguyen,
Yuko Hara-Azumi.
Real-time Reconfiguration of Time-Aware Shaper for ULL Transmission in Dynamic Conditions,
IEEE Access,
Aug. 2021.
-
Naoki Takeuchi,
Masashi Aono,
Yuko Hara-Azumi,
Christopher L. Ayala.
A Circuit-Level Amoeba-Inspired SAT Solver,
IEEE Transactions on Circuits and Systems II: Express Briefs,
Vol. 67,
Issue 10,
pp. 2139-2143,
Oct. 2020.
-
Paniti Achararit,
Muhammad Abdullah Hanif,
Rachmad Vidya Wicaksana Putra,
Muhammad Shafique,
Yuko Hara-Azumi.
APNAS: Accuracy-and-Performance-Aware Neural Architecture Search Considering Neural Hardware Accelerators,
IEEE Access,
vol. 8,
pp. 165319-165334,
Sept. 2020.
-
Mingyu Yang,
Yuko Hara-Azumi.
Implementation of Lightweight eHealth Applications on a Low-Power Embedded Processor,
IEEE Access,
vol. 8,
pp. 121724-121732,
July 2020.
-
Kaoru Saso,
Yuko Hara-Azumi.
Revisiting Simple and Energy-Efficient Embedded Processor Designs Towards the Edge Computing,
IEEE Embedded Systems Letters,
vol. 12,
Issue 2,
pp. 45-49,
June 2020.
-
Yuko Hara-Azumi,
Naoki Takeuchi,
Kazuaki Hara,
Masashi Aono.
Digital Bio-Inspired Satisfiability Solver Leveraging Fluctuations,
Japanese Journal of Applied Physics,
vol. 59,
no. 4,
Mar. 2020.
-
Anh Hoang Ngoc Nguyen,
Masashi Aono,
Yuko Hara-Azumi.
FPGA-based Hardware/Software Co-design of a Bio-inspired SAT Solver,
IEEE Access,
vol. 8,
pp. 49053-49065,
Mar. 2020.
-
Hisashi Osawa,
Yuko Hara-Azumi.
Approximate Data Reuse-Based Accelerator Design for Embedded Processor,
ACM Transactions on Design Automation of Electronic Systems,
Aug. 2019.
-
Sara Ayman Metwalli,
Yuko Hara-Azumi.
SSA-AC: Static Significance Analysis for Approximate Computing,
ACM Transactions on Design Automation of Electronic Systems (TODAES),
vol. 24,
no. 3,
pp. 34:1--34:17,
Apr. 2019.
-
Paniti Achararit,
Itaru Hida,
Takao Marukame,
Tetsuya Asai,
Yuko Hara-Azumi.
Structural Exploration of Stochastic Neural Networks for Severely-Constrained 3D Memristive Devices,
IEICE Transactions on Nonlinear Theory and Its Applications,
vol. E9-N,
no. 4,
Oct. 2018.
-
Takahiro Yamamoto,
Ittetsu Taniguchi,
Shigeru Yamashita,
Hiroyuki Tomiyama,
Yuko Hara-Azumi.
A Systematic Methodology for Design and Worst-Case Error Analysis of Approximate Array Multipliers,
IEICE Transactions on Fundamentals of Electronics,
vol. E100-A,
no. 7,
pp. 1496-1499,
July 2017.
-
Noriaki Sakamoto,
Tanvir Ahmed,
Jason Anderson,
Yuko Hara-Azumi.
SubleqΘ: An Area-Efficient Two-Instruction-Set Computer,
IEEE Embedded Systems Letters,
vol. 9,
no. 2,
pp. 33-36,
June 2017.
-
Ittetsu Taniguchi,
Junya Kaida,
Takuji Hieda,
Yuko Hara-Azumi,
Hiroyuki Tomiyama.
Static Mapping with Dynamic Switching of Multiple Data-Parallel Applications on Embedded Many-core SoCs,
IEICE Transactions on Information and Systems,
vol. E97-D,
no. 11,
pp. 2827-2834,
Nov. 2014.
-
Yuko Hara-Azumi,
Toshinobu Matsuba,
Hiroyuki Tomiyama,
Shinya Honda,
Hiroaki Takada.
Impact of Resource Sharing and Register Retiming on Area and Performance of FPGA-based Designs,
IPSJ Transactions on System LSI Design Methodology,
vol. 7,
pp. 37-45,
Feb. 2014.
-
Trung Anh Dinh,
Shigeru Yamashita,
Tsung-Yi Ho,
Yuko Hara-Azumi.
Clique-Based Architectural Synthesis of Flow-Based Microfluidic Biochips,
IEICE Transactions on Fundamentals of Electronics,Communications and Computer Sciences,
vol. E96-A,
no. 12,
pp. 2668-2679,
Dec. 2013.
-
Junya Kaida,
Yuko Hara-Azumi,
Takuji Hieda,
Ittetsu Taniguchi,
Hiroyuki Tomiyama,
Koji Inoue.
Static Mapping of Multiple Data-Parallel Applications on Embedded Many-core SoCs,
IEICE Transactions on Information and Systems,
vol. E96-D,
no. 10,
pp. 2268-2271,
Oct. 2013.
-
Yuko Hara-Azumi,
Toshinobu Matsuba,
Hiroyuki Tomiyama,
Shinya Honda,
Hiroaki Takada.
Quantitative Evaluation of Resource Sharing in High-Level Synthesis Using Realistic Benchmarks,
IPSJ Transactions on System LSI Design Methodology,
vol. 6,
pp. 122-126,
Aug. 2013.
-
Tanvir Ahmed,
Jun Yao,
Yuko Hara-Azumi,
Shigeru Yamashita,
Yasuhiko Nakashima.
Selective Check of Data-Path for Effective Fault Tolerance,
IEICE Transactions on Information and Systems,
vol. E96-D,
no. 8,
pp. 1592-1601,
Aug. 2013.
-
Yuko Hara,
Hiroyuki Tomiyama,
Shinya Honda,
Hiroaki Takada.
Partitioning of Behavioral Descriptions with Exploiting Function-Level Parallelism,
IEICE Transactions on Fundamentals of Electronics,Communications and Computer Sciences,
vol. E93-A,
no. 2,
pp. 488-499,
Feb. 2010.
-
Yuko Hara,
Hiroyuki Tomiyama,
Shinya Honda,
Hiroaki Takada.
Proposal and Quantitative Analysis of the CHStone Benchmark Program Suite for Practical C-based High-level Synthesis,
Journal of Information Processing,
vol. 17,
pp. 242-254,
Oct. 2009.
-
Seiya Shibata,
Shinya Honda,
Yuko Hara,
Hiroyuki Tomiyama,
Hiroaki Takada.
Embedded System Covalidation with RTOS Model and FPGA,
IPSJ Transactions on System LSI Design Methodology,
vol. 1,
pp. 126-130,
Aug. 2008.
-
Yuko Hara,
Hiroyuki Tomiyama,
Shinya Honda,
Hiroaki Takada,
Katsuya Ishii.
Function-Level Partitioning of Sequential Programs for Efficient Behavioral Synthesis,
IEICE Transactions on Fundamentals of Electronics,Communications and Computer Sciences,
vol. E90-A,
no. 12,
pp. 2853-2862,
Dec. 2007.
-
Yuko Hara,
Hiroyuki Tomiyama,
Shinya Honda,
Hiroaki Takada.
Function Call Optimization for Efficient Behavioral Synthesis,
IEICE Transactions on Fundamentals of Electronics,Communications and Computer Sciences,
vol. E90-A,
no. 9,
pp. 2032-2036,
Sept. 2007.
著書
国際会議発表 (査読有り)
-
Kota Maejima,
Takayuki Nishio,
Asato Yamazaki,
Yuko Hara-Azumi.
Tram-FL: Routing-based Model Training for Decentralized Federated Learning,
IEEE Consumer Communications & Networking Conference (CCNC),
Jan. 2024.
-
Maki Tsukahara,
Haruka Hirata,
Mingyu Yang,
Daiki Miyahara,
Yang Li,
Yuko Hara-Azumi,
Kazuo Sakiyama.
On the Practical Dependency of Fresh Randomness in AES S-box with Second-Order TI,
International Symposium on Computing and Networking (CANDAR),
Dec. 2023.
-
Naoki Nagamatsu,
Yuko Hara.
Dynamic Split Computing-Aware Mixed-Precision Quantization for Efficient Deep Edge Intelligence,
International Conference on Embedded and Ubiquitous Computing (EUC),
Nov. 2023.
-
Keigo Matsumoto,
Yoshiaki Inoue,
Yuko Hara-Azumi,
Kazuki Maruta,
Yu Nakayama,
Yoshinori Shinohara,
Hiroki Ikeda,
Daisuke Hisano.
Implementation of Deep Joint Source-Channel Coding on 5G Systems for Image Transmission,
IEEE Vehicular Technology Conference (VTC)-Fall,
Oct. 2023.
-
Asato Yamazaki,
Takayuki Nishio,
Yuko Hara-Azumi.
Convergence Improvement by Parameters Exchange in Asynchronous Decentralized Federated Learning for Non-IID Data,
Euromicro Conference on Software Engineering and Advanced Applications (SEAA),
Sept. 2023.
-
Tanvir Ahmed,
Yuko Hara.
A Highly Efficient Reinforcement Learning Based DFG Mapping Method on CGRA,
Work-in-Progress (WiP) of Design Automation Conference (DAC),
July 2023.
-
Mingyu Yang,
Yuko Hara.
Co-Design of Lightweight eHealth Applications on a IoT Egde Processor,
Ph.D. Forum of Design, Automation & Test in Europe (DATE),
Apr. 2023.
-
Saya Inagaki,
Mingyu Yang,
Yang Li,
Kazuo Sakiyama,
Yuko Hara-Azumi.
Power Side-channel Countermeasures for ARX Ciphers using High-level Synthesis,
International Symposium on Field-Programmable Gate Arrays (ISFPGA),
Feb. 2023.
-
Keigo Matsumoto,
Yoshiaki Inoue,
Yuko Hara-Azumi,
Kazuki Maruta,
Yu Nakayama,
Daisuke Hisano.
Impact of Quantization Noise on CNN-based Joint Source-Channel Coding and Modulation,
IEEE Consumer Communications & Networking Conference,
Jan. 2023.
-
Shohei Fujimaki,
Yoshiaki Inoue,
Daisuke Hisano,
Kazuki Maruta,
Yu Nakayama,
Yuko Hara-Azumi.
A Self-Attention Network for Deep JSCCM: The Design and FPGA Implementation,
IEEE Global Communications Conference,
Dec. 2022.
-
Yusuke Inuma,
Yuko Hara-Azumi.
Hardware SAT Solver-based Area-efficient Accelerator for Autonomous Driving,
International Conference on Field-Programmable Technology (ICFPT),
Dec. 2022.
-
Asato Yamazaki,
Takayuki Nishio,
Yuko Hara-Azumi.
Skip & Swap: Efficient Weight Spreading for Decentralized Machine Learning with Non-IID Data,
Work-in-Progress of Asia Pacific Conference on Robot IoT System Development and Platform (APRIS),
Dec. 2022.
-
Tomoaki Kitahara,
Ryota Hira,
Yuko Hara-Azumi,
Daiki Miyahara,
Yang Li,
Kazuo Sakiyama.
Optimized Software Implementations of Ascon, Grain-128AEAD, and TinyJambu on ARM Cortex-M0,
International Workshop on Information and Communication Security,
Nov. 2022.
-
Naoya Yokota,
Yuko Hara-Azumi.
Gossip Swap SGD: Lightweight Decentralized Machine Learning for Non-homogeneous Data Distribution,
International Conference on Intelligent Software Methodologies, Tools, and Techniques,
Sept. 2022.
-
Erina Takeshita,
Asahi Sakaguchi,
Daisuke Hisano,
Yoshiaki Inoue,
Kazuki Maruta,
Yuko Hara-Azumi,
Yu Nakayama.
Stochastic Image Transmission with CoAP for Extreme Environments,
IEEE 95th Vehicular Technology Conference (VTC-Spring) Workshop on ICA,
June 2022.
-
Ayano Higuchi,
Erina Takeshita,
Daisuke Hisano,
Yoshiaki Inoue,
Kazuki Maruta,
Takayuki Nishio,
Yuko Hara-Azumi,
Yu Nakayama.
Aquatic Fronthaul for Underwater-Ground Communication in 6G Mobile Communications,
June 2022.
-
Saya Inagaki,
Mingyu Yang,
Yang Li,
Kazuo Sakiyama,
Yuko Hara-Azumi.
Examining Vulnerability of HLS-designed Chaskey-12 Circuits to Power Side-Channel Attacks,
International Symposium on Quality Electronic Design (ISQED),
Apr. 2022.
-
Phurich Saengthong,
Chalermpol Charnsripinyo,
Seksan Laitrakun,
Yuko Hara-Azumi,
Somrudee Deepaisarn.
Thermal-comfort Control using Occupancy Detection and Fuzzy Logic for Air-conditioning Systems,
International Conference on Digital Arts, Media and Technology (DAMT),
Jan. 2022.
-
Yoshiaki Inoue,
Daisuke Hisano,
Kazuki Maruta,
Yuko Hara-Azumi,
Yu Nakayama.
Deep Joint Source-Channel Coding and Modulation for Underwater Acoustic Communication,
IEEE Global Communications Conference (GLOBECOM),
Dec. 2021.
-
Rei Kudo,
Takeshi Sugawara,
Kazuo Sakiyama,
Yuko Hara-Azumi,
Yang Li.
Revisiting System Noise in Side-Channel Attacks: Mutual Assistant SCA vs. Genetic Algorithm,
Asian Hardware Oriented Security and Trust Symposium (AsianHOST),
Dec. 2021.
-
Taisei Yamana,
Yuko Hara-Azumi.
Edge Domain Adaptation through Stepwise Cross-Domain Distillation,
Asia Pacific Conference on Robot IoT System Development and Platform (APRIS),
Nov. 2021.
-
Naoya Yokota,
Yuko Hara-Azumi.
Weight Exchange in Decentralized Distributed Machine Learning for Resource-Constrained IoT Edges,
Asia Pacific Conference on Robot IoT System Development and Platform (APRIS),
Nov. 2021.
-
Kosuke Suzuoki,
Daisuke Hisano,
Kazuki Maruta,
Yoshiaki Inoue,
Yuko Hara-Azumi,
Yu Nakayama.
Space-Time-Domain Adaptive Equalizer Employed Successive Interference Cancellation for Underwater Acoustic Communication,
IEEE Vehicular Technology Conference (VTC)-Fall,
Oct. 2021.
-
Anh Nguyen,
Yuko Hara-Azumi.
An FPGA-based Stochastic SAT Solver Leveraging Inter-Variable Dependencies,
International Conference on Field-Programmable Logic and Applications (FPL),
Sept. 2021.
-
Anh Nguyen,
Yuko Hara-Azumi.
Amoeba-inspired System Controller on IoT Edge,
Ph.D. Forum of Design, Automation & Test in Europe (DATE),
Feb. 2021.
-
Hsuan Hsiao,
Joshua San Miguel,
Yuko Hara-Azumi,
Jason H. Anderson.
Zero Correlation Error: A Metric for Finite-Length BitstreamIndependence in Stochastic Computing,
Asia and South Pacific Design Automation Conference (ASP-DAC),
Jan. 2021.
-
Yu Nakayama,
Yuko Hara-Azumi,
Anh Hoang Ngoc Nguyen,
Daisuke Hisano,
Yoshiaki Inoue,
Takayuki Nishio,
Kazuki Maruta.
Real-Time Routing for Wireless Relay Fronthaul with Vehicle-Mounted Radio Units,
IEEE Vehicular Technology Conference (VTC)-Spring,
May 2020.
-
Anh Hoang Ngoc Nguyen,
Masashi Aono,
Yuko Hara-Azumi.
Amoeba-Inspired Hardware SAT Solver with Effective Feedback Control,
International Conference on Field-Programmable Technology,
Dec. 2019.
-
Kenta Shirane,
Takahiro Yamamoto,
Ittetsu Taniguchi,
Yuko Hara-Azumi,
Shigeru Yamashita,
Hiroyuki Tomiyama.
Maximum Error-Aware Design of Approximate Array Multipliers,
International SoC Design Conference,
Oct. 2019.
-
Anh Hoang Ngoc Nguyen,
Masashi Aono,
Yuko Hara-Azumi.
FPGA-Based Amoeba-Inspired SAT Solver for Cyber-Physical Systems,
Work-in-Progress of International Conference on Cyber-Physical Systems (ICCPS),
Apr. 2019.
-
Kazuaki Hara,
Naoki Takeuchi,
Masashi Aono,
Yuko Hara-Azumi.
Amoeba-Inspired Stochastic Hardware SAT Solver,
International Symposium on Quality Electronic Design,
Mar. 2019.
-
Paniti Achararit,
Itaru Hida,
Tetsuya Asai,
Yuko Hara-Azumi.
On the Neuromorphic 3D Devices for Locally-Connected Convolutional Neural Network,
The 28th Annual Conference of the Japanese Neural Network Society,
Oct. 2018.
-
Sara Metwalli,
Yuko Hara-Azumi.
SEA-AC: Symbolic Execution-based Analysis towards Approximate Computing,
ACM Student Research Competition (SRC) in conjunction with the 51st IEEE/ACM International Symposium on Microarchitecture,
Oct. 2018.
-
Kaoru Saso,
Yuko Hara-Azumi.
Simple Instruction-Set Computer for Area and Energy-Sensitive IoT Edge Devices,
International Conference on Application-specific Systems, Architectures and Processors,
pp. 93-96,
July 2018.
-
Minato Yokota,
Kaoru Saso,
Yuko Hara-Azumi.
One-Instruction Set Computer-based Multicore Processors for Energy-Efficient Streaming Data Processing,,
International Symposium on Rapid System Prototyping,
pp. 71-77,
Oct. 2017.
-
Takahiro Yamamoto,
Hiroyuki Tomiyama,
Ittetsu Taniguchi,
Shigeru Yamashita,
Yuko Hara-Azumi.
Systematic Design of Approximate Array Multipliers with Different Accuracy,
International Workshop on Highly Efficient Neural Networks Design,
Oct. 2017.
-
Hisashi Osawa,
Yuko Hara-Azumi.
Approximate Data Reuse-based Processor: A Case Study on Image Compression,
Symposium on Embedded Systems for Real-Time Multimedia,
pp. 32-40,
Oct. 2017.
-
Goragod Pongthanisorn,
Natavut Kwankeo,
Kamol Kaemarungsi,
Yuko Hara-Azumi.
A Software Level Energy Efficient Algorithm on Real-Time Embedded System based on FreeRTOS,
International Conference on Embedded Systems and Intelligent Technology,
Aug. 2017.
-
Goragod Pongthanisorn,
Natavut Kwankeo,
Kamol Kaemarungsi,
Yuko Hara-Azumi.
Analysis of Energy Consumption Mode from Various Embedded System Application,
International Conference on Information and Communication Technology for Embedded Systems,
May 2017.
-
Takahiro Yamamoto,
Ittetsu Taniguchi,
Shigeru Yamashita,
Hiroyuki Tomiyama,
Yuko Hara-Azumi.
A Systematic Methodology for Design and Analysis of Approximate Array Multipliers,
Asia Pacific Conference on Circuits and Systems,
pp. 352-354,
Oct. 2016.
-
Jason Anderson,
Yuko Hara-Azumi,
Shigeru Yamashita.
Effect of LFSR Seeding, Scrambling and Feedback Polynomial on Stochastic Computing Accuracy,
Design, Automation & Test in Europe (DATE),
pp. 1550-1555,
Mar. 2016.
-
Noriaki Sakamoto,
Tanvir Ahmed,
Jason H. Anderson,
Yuko Hara-Azumi.
Design Space Exploration of Flexible Heterogeneous Dual-Core Processor using MIPS and Extended OISC: A Case Study,
1st Workshop on Resource Awareness and Application Auto-tuning in Adaptive and Heterogeneous Computing (RES4ANT),
Mar. 2016.
-
Tanvir Ahmed,
Noriaki Sakamoto,
Jason Anderson,
Yuko Hara-Azumi.
Synthesizable-from-C Embedded Processor Based on MIPS-ISA and OISC,
International Conference on Embedded and Ubiquitous Computing,
Oct. 2015.
-
Tanvir Ahmed,
Yuko Hara.
Timing Speculation-Aware Instruction Set Extension for Resource-Constrained Embedded Systems,
Application-specific Systems, Architectures and Processors,
pp. 30-34,
July 2015.
-
Takumi Tsuzuki,
Yuko Hara-Azumi,
Shigeru Yamashita,
Yasuhiko Nakashima.
Quantitative Evaluations and Efficient Exploration for Optimal Partially-Programmable Circuits Generation,
the Workshop on Synthesis And System Integration of Mixed Information Technologies,
pp. 199-204,
Mar. 2015.
-
Stefan Hadjis,
Andrew Canis,
Ryoya Sobue,
Yuko Hara-Azumi,
Hiroyuki Tomiyama,
Jason Anderson.
Profiling-Driven Multi-Cycling in FPGA High-Level Synthesis,
Design, Automation & Test in Europe,
Mar. 2015.
-
Takuya Azumi,
Yasaman Samei Syahkal,
Yuko Hara-Azumi,
Hiroshi Oyama,
Rainer Dömer.
TECSCE: HW/SW Codesign Framework for Data Parallelism Based on Software Component,
International Embedded Systems Symposium,
pp. 1-13,
June 2014.
-
Shunichi Sanae,
Yuko Hara-Azumi,
Shigeru Yamashita,
Yasuhiko Nakashima.
Better-than-DMR Techniques for Yield Improvement,
IEEE International Symposium on Field-Programmable Custom Computing Machines,
p. 34,
May 2014.
-
Yuko Hara-Azumi,
Masaya Kunimoto,
Yasuhiko Nakashima.
Emulator-Oriented Tiny Processors for Unreliable Post-Silicon Devices: A Case Study,
Asia and South Pacific Design Automation Conference (ASP-DAC),
pp. 85-90,
Jan. 2014.
-
Ryoya Sobue,
Yuko Hara-Azumi,
Hiroyuki Tomiyama.
Partial Controller Retiming in High-Level Synthesis,
Electronic System Level Synthesis Conference,
pp. 10-15,
May 2013.
-
Yuko Hara-Azumi,
Farshad Firouzi,
Saman Kiamehr,
Mehdi Tahoori.
Instruction-Set Extension under Process Variation and Aging Effects,
Design, Automation & Test in Europe,
pp. 182-187,
Mar. 2013.
-
Yuko Hara-Azumi,
Hiroyuki Tomiyama.
Cost-Efficient Scheduling in High-Level Synthesis for Soft-Error Vulnerability Mitigation,
International Symposium on Quality Electronic Design,
pp. 518-523,
Mar. 2013.
-
Yuko Hara-Azumi,
Takuya Azumi,
Nikil D. Dutt.
VISA Synthesis: Variation-Aware Instruction Set Architecture Synthesis,
Asia and South Pacific Design Automation Conference,
pp. 243-248,
Jan. 2013.
国内会議発表 (査読有り)
-
山元 貴普,
谷口 一徹,
冨山 宏之,
山下 茂,
原祐子.
改良型配列型近似乗算器の設計と解析,
回路とシステムワークショップ,
pp. 13-18,
May 2017.
-
山元 貴普,
谷口 一徹,
冨山 宏之,
山下 茂,
原 祐子.
配列型近似乗算器の設計と解析,
回路とシステムワークショップ,
pp. 237-242,
May 2016.
国際会議発表 (査読なし・不明)
-
Mingyu Yang,
Yuko Hara-Azumi.
Implementation and Evaluation of an Embedded Processor for Lightweight IoT eHealth,
University Booth of Design, Automation & Test in Europe,
Mar. 2020.
-
Mehdi Trabelsi Ajili,
Yuko Hara-Azumi.
FPGA Acceleration of a Multimodal Neural Network,
University Booth of Design, Automation & Test in Europe,
Mar. 2020.
-
Yuko Hara-Azumi.
Highly-Scalable and Flexible Multicore Processors with Limited ISAs,
International Forum on MPSoC for Software-defined Hardware,
Aug. 2018.
-
Kaoru Saso,
Jing Yuan Zhao,
Yuko Hara-Azumi.
OISC Multicore Stencil Processor: One Instruction-Set Computer-Based Multicore Processor for Stencil Computing,
University Booth of Design, Automation & Test in Europe,
Mar. 2018.
-
Kazuaki Hara,
Yuko Hara-Azumi.
A Scalable FPGA Implementation of Amoeba-SAT Solver,
Multidisciplinary International Student Workshop,
Aug. 2017.
-
Marcel Satria,
Yuko Hara-Azumi.
Efficient Data Clustering by Architectural Perforation,
Multidisciplinary International Student Workshop,
Aug. 2017.
-
Anh Ngoc,
Yuko Hara-Azumi.
Exploration of Hardware-Implementation-Aware Amoeba-SAT Solver,
Multidisciplinary International Student Workshop,
Aug. 2017.
-
Yuko Hara-Azumi.
Energy-Efficient Multicore Processor for Large Stream Data in IoT Systems,
International Forum on MPSoC for Software-defined Hardware,
July 2017.
-
Yuko Hara-Azumi,
Hisashi Osawa,
Tanvir Ahmed.
Architectural Approach on Approximate Computing for Media Processing,
International Symposium on Nonlinear Theory and Its Applications,
p. 397,
Nov. 2016.
-
Yuko Hara-Azumi.
Area-Efficient Error Recovery for Dependable Embedded Systems,
EDA workshop in conjunction with ASP-DAC 2017 TPC Meeting,
Aug. 2016.
-
Yuko Hara-Azumi.
Area-Efficient Error Detection and Recovery for Dependable Embedded Systems,
16th International Forum on MPSoC for Software-defined Hardware (MPSoC),
July 2016.
-
Kazuki Zenba,
Tanvir Ahmed,
Yuko Hara-Azumi.
Fast and Simple Netlist-level Fault-Injection Framework on FPGA,
IEEE Symposium on Low-Power and High-Speed Chips,
Apr. 2016.
-
Yuko Hara-Azumi,
Tanvir Ahmed,
Takuya Azumi,
Nikil D. Dutt.
Instruction-Set Extension of Embedded Microprocessor for Timing Speculation,
International Conference on Integrated Circuits, Design, and Verification,
pp. 67-72,
Aug. 2015.
-
Yuko Hara-Azumi.
Partially-Programmable Circuit: New Flexible Method for Fault-Tolerance Improvement and Its Application,
Electronic System Level Synthesis Conference,
June 2015.
-
Yuko Hara-Azumi,
Toshihiko Kamata,
Ittetsu Taniguchi,
Hiroyuki Tomiyama.
Yield-Aware Allocation and Binding of Partially-Programmable Functional Units,
International Technical Conference on Circuits/Systems, Computers and Communications,
pp. 729-732,
July 2014.
-
Shunichi Sanae,
Yuko Hara-Azumi,
Shigeru Yamashita,
Yasuhiko Nakashima.
Novel Area-Efficient Technique for Yield Improvement,
Electronic System-Level Design towards Heterogeneous Computing in conjunction with Design, Automation & Test in Europe,
Mar. 2014.
-
Trung Anh Dinh,
Shigeru Yamashita,
Tsung-Yi Ho,
Yuko Hara-Azumi.
A Clique-Based Approach to Find Binding and Scheduling Result in Flow-Based Microfluidics Biochips,
Asia and South Pacific Design Automation Conference,
pp. 199-204,
Jan. 2013.
国内会議発表 (査読なし・不明)
-
角 颯太,
楊 明宇,
原 祐子.
故障注入攻撃耐性を強化した擬似乱数生成器の設計,
ハードウェアセキュリティ研究会,
Mar. 2024.
-
楊 明宇,
比留間 絃斗,
崎山 一男,
李 陽,
原 祐子.
コンポーザブルセキュリティによる暗号回路の高位合成,
ハードウェアセキュリティ研究会,
Mar. 2024.
-
一岡知佑,
Tanvir Ahmed,
原祐子.
eFPGAを用いた組込みプロセッサのIP保護,
ハードウェアセキュリティ研究会,
Mar. 2024.
-
卯木 あゆ美,
原 祐子.
Graph Neural Networkを用いた組み込みプロセッサ拡張,
VLSI設計技術研究会,
Feb. 2024.
-
原田 優咲,
塚原 麻輝,
宮原 大輝,
李 陽,
原 祐子,
崎山 一男.
TI-AESに使用する擬似乱数生成器の物理安全性への影響,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2024.
-
Qingyu Zeng,
Yuko Hara.
FPGA-Accelerated Random Forest for Real-Time IoT Intrusion Detection,
リコンフィギャラブルシステム研究会,
Jan. 2024.
-
松本 啓吾,
森 智香,
井上 文彰,
原 祐子,
丸田 一輝,
中山 悠,
篠原 義典,
池田 博樹,
久野 大介.
Deep Joint Source-Channel Coding 方式とローカル5G システムの接続検証,
コミュニケーションシステム研究会,
Jan. 2024.
-
山﨑朝斗,
西尾理志,
原祐子.
不均一なデータ分布下での効果的な非同期型分散学習法,
第203回システムとLSIの設計技術研究発表会,
Nov. 2023.
-
Ruichen Ma,
Yuko Hara.
Hardware-Aware Joint Source-Channel Coding and Modulation Design and its FPGA Implementation,
第203回システムとLSIの設計技術研究発表会,
Nov. 2023.
-
Qingyu Zeng,
Yuko Hara.
IoT Network Security Enhancement: Leveraging Deep Learning for Intrusion Detection and Addressing Data Imbalance,
第203回システムとLSIの設計技術研究発表会,
Nov. 2023.
-
原田 優咲,
塚原 麻輝,
宮原 大輝,
李 陽,
原 祐子,
崎山 一男.
擬似乱数生成器がTI-AESの一様性に与える影響に関する基礎実験,
IEICE2023年ソサイエティ大会,
Sept. 2023.
-
山本 龍之介,
松本 啓吾,
井上 文彰,
原 祐子,
丸田 一輝,
中山 悠,
久野 大介.
5Gセルラー通信に応用可能な情報源通信路深層結合符号化における学習モデルの影響評価,
IEICE2023年ソサイエティ大会,
Sept. 2023.
-
天野 龍乃如,
崎山 一男,
原 祐子,
李 陽.
シミュレーションによるニューラルネットワークの乗算に対するサイドチャネル攻撃の考察,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2023.
-
西澤 慧悟,
崎山 一男,
原 祐子,
李 陽.
相互補助相関電力解析の正解伴順位と伴復元率の調査,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2023.
-
小野 悠真,
パニティ アッシャラリット,
原 祐子.
敵対的攻撃に対して頑健な軽量CNNモデルの自動探索,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2023.
-
稲垣 沙耶,
楊 明宇,
李 陽,
崎山 一男,
原 祐子.
電力サイドチャネル攻撃に対して堅牢なARX型暗号回路の高位合成,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2023.
-
Enhao Xu,
Takeshi Sugawara,
Kazuo Sakiyama,
Yuko Hara-Azumi,
Yang Li.
Attention-Based Non-Profiled SCA on ASCAD Database,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2023.
-
前島航太,
西尾理志,
山﨑朝斗,
原祐子.
モデル巡回型学習による分散Federated Learning,
センサネットワークとモバイルインテリジェンス研究会,
Jan. 2023.
-
楊 明宇,
Tanvir Ahmed,
稲垣 沙耶,
﨑山 一男,
李 陽,
原 祐子.
ハードウェアソフトウェア協調設計によるIoTデバイスの電力解析攻撃対策,
第199回システムとLSIの設計技術研究発表会,
Nov. 2022.
-
佐々木 智大,
原 祐子.
高位合成を用いたGentleman-Sande型NTTの高速化,
第199回システムとLSIの設計技術研究発表会,
Nov. 2022.
-
永松 直樹,
原 祐子.
Neural Architecture SearchによるSplit Inferenceの効率化,
第199回システムとLSIの設計技術研究発表会,
Nov. 2022.
-
楊 明宇,
﨑山 一男,
李 陽,
原 祐子.
低電力組込みプロセッサの電力解析攻撃耐性に関する検討,
LSIとシステムのワークショップ,
May 2022.
-
井沼佑亮,
原祐子.
AmoebaSATを用いた効率的な自動運転アクセラレータ,
VLSI設計技術研究会 (VLD),
Mar. 2022.
-
渡辺 陸,
楊 明宇,
原 祐子,
﨑山 一男,
李 陽.
RISC−VとSubRISC+におけるLED暗号のBitslice実装の評価,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2022.
-
北原 知明,
日良 僚太,
原 祐子,
宮原 大輝,
李 陽,
崎山 一男.
NIST軽量暗号最終候補におけるソフトウェア実装性能の評価,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2022.
-
楊 明宇,
卯木 あゆ美,
李 陽,
﨑山 一男,
原 祐子.
少命令セット組込みプロセッサにおけるARX型暗号アルゴリズムの実装と評価,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2022.
-
伊藤 千夏,
原 祐子,
崎山 一男,
李 陽.
GIFT暗号を用いたソフトウェア閾値法の実装,
IEICE2021年ソサイエティ大会,
Sept. 2021.
-
井上 文彰,
久野 大介,
丸田 一輝,
原 祐子,
中山 悠.
深層学習に基づく一括符号化変調を用いた水中音響画像伝送,
IEICE2021年ソサイエティ大会,
Sept. 2021.
-
鈴置 皓介,
久野 大介,
丸田 一輝,
井上 文彰,
原 祐子,
中山悠.
逐次干渉除去を用いた時空間適応等化器の水中音響通信への応用,
IEICE2021年ソサイエティ大会,
Sept. 2021.
-
原祐子.
IoTエッジコンピューティングに向けた小型低電力プロセッサSubRISC+,
情報処理学会 SLDM研究会 DAシンポジウム,
Sept. 2021.
-
丸田 一輝,
中山 悠,
久野 大介,
井上 文彰,
原 祐子.
超高遅延・ロス環境における画像内価値に基づくブロック確率転送,
IEICE2021年ソサイエティ大会,
Sept. 2021.
-
北原 知明,
日良 僚太,
原 祐子,
李 陽,
崎山一男.
NIST軽量暗号最終候補のAD長と平文長に対するレイテンシの測定,
IEICE2021年ソサイエティ大会,
Sept. 2021.
-
坂口 朝陽,
丸田 一輝,
井上 文彰,
中原 睦貴,
久野 大介,
原 祐子,
中山 悠.
超高遅延・ロス環境での遠隔物体検出のための確率的画像転送法,
第20回情報科学技術フォーラム (FIT),
Aug. 2021.
-
原祐子.
IoTエッジ端末向け小型低電力プロセッサSubRISC+,
情報処理学会 組込みシステム研究会,
June 2021.
-
高樋 剛,
菅原 健,
﨑山 一男,
原 祐子,
李 陽.
ディープニュラルネットワクの活性化関数 に対する単純電磁波解析,
情報セキュリティ研究会,
May 2021.
-
原祐子.
IoTエッジ端末向け小型省電力プロセッサ,
RISC-V Days Tokyo Spring,
Apr. 2021.
-
稲垣 沙耶,
楊 明宇,
李 陽,
崎山 一男,
原 祐子.
高位合成による軽量暗号ChaskeyのFPGA実装およびサイドチャネル攻撃耐性の評価,
VLSI設計技術研究会,
Mar. 2021.
-
八重樫 遼,
原 祐子,
Anh Hoang Ngoc Nguyen,
中山 悠.
FPGA-SATソルバを用いたGate Control Listの高速アップデート法,
電子情報通信学会総合大会,
Mar. 2021.
-
小名木 さゆり,
原 祐子.
低消費エネルギーな組み込みマルチコアプロセッサの設計空間探索,
VLSI設計技術研究会,
Mar. 2021.
-
Go Takatoi,
Takeshi Sugawara,
Kazuo Sakiyama,
Yuko Hara-Azumi,
Yang Li.
Pushing the Limits of Simple Electromagnetic Analysis Against Similar Activation Functions,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2021.
-
工藤 黎,
菅原 健,
崎山 一男,
原 祐子,
李 陽.
サイドチャネル攻撃の並列実装におけるシステムノイズの評価: 遺伝的アルゴリズムとの比較,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2021.
-
日良 僚太,
李 陽,
原 祐子,
崎山 一男.
NIST軽量暗号第2ラウンド候補のソフトウェア実装に向けた調査,
暗号と情報セキュリティシンポジウム (SCIS),
Jan. 2021.
-
日良 僚太,
李 陽,
原 祐子,
崎山 一男.
NIST軽量暗号の第2ラウンド候補の軽量実装に向けた分類と比較,
IEICE2020年ソサイエティ大会,
Sept. 2020.
-
君島 舜,
フランシスクス マルセル サトリア,
原 祐子.
組込みシステムにおける近似計算を用いたデータクラスタリング高速化,
VLSI設計技術研究会 (VLD) 信学技報,
Mar. 2019.
-
小名木 さゆり,
佐宗 馨,
原 祐子.
IoTエッジコンピューティングに向けた省エネルギー・小型なマルチコアプロセッサ,
VLSI設計技術研究会 (VLD) 信学技報,
Mar. 2019.
-
原祐子.
近似データ再利用に基づく組込みシステムのアクセラレータ設計,
電子情報通信学会ソサイエティ大会,
pp. SS28-SS29,
Sept. 2018.
-
Anh Ngoc,
Masashi Aono,
Yuko Hara-Azumi.
Amoeba-inspired SAT Solvers on FPGA through High Level Synthesis,
VLSI設計技術研究会 (VLD) 信学技報,
vol. 117,
no. 455,
pp. 25-30,
Feb. 2018.
-
Sara Ayman.Metwalli,
Yuko Hara-Azumi.
Systematic Analysis Framework of Variables Significance towards Approximate Computing,
VLSI設計技術研究会 (VLD) 信学技報,
vol. 117,
no. 455,
pp. 31-36,
Feb. 2018.
-
原祐子.
高位合成の近年の研究動向 ~デバイス技術とアプリケーション多様化~,
回路とシステムワークショップ,
p. 19,
May 2017.
-
大澤 永始,
Tanvir Ahmed,
原 祐子.
Approximate Computingに基づいたデータ再利用型組込みプロセッサ,
LSIとシステムのワークショップ,
May 2016.
-
春日井 貴通,
山下 茂,
原 祐子.
Partially-Programmable Circuit を用いた遅延故障の回避手法,
情報処理学会 組込み技術とネットワークに関するワークショップ (ETNET),
Mar. 2016.
-
原祐子.
国際会議採択に向けて ~留学・プログラム委員の経験から~,
情報処理学会 デザインガイア,
Dec. 2015.
-
酒本 典明,
Tanvir Ahmed,
Jason Anderson,
原 祐子.
単一命令セットコンピュータの拡張とその評価,
VLSI設計技術研究会,
pp. 19-24,
June 2015.
-
原祐子.
システムレベル設計の研究動向,
LSIとシステムのワークショップ 2015,
Mar. 2015.
-
杉山 翔一郎,
タンビア アーメド,
原 祐子.
ルックアップテーブルを用いたapproximate computing向けアーキテクチャの実装と評価,
VLSI設計技術研究会,
Mar. 2015.
-
谷口 一徹,
甲斐田 純也,
稗田 拓路,
原 祐子,
冨山 宏之.
数理計画アプローチによる動的タスク切り替えを考慮した組込みメニーコアSoC向けタスクマッピング,
計測自動制御学会 システム・情報部門 学術講演会,
Nov. 2014.
-
都築 匠,
原 祐子,
山下 茂,
中島 康彦.
PPCにおけるLUT挿入位置最適化の定量的評価,
情報処理学会 DAシンポジウム,
pp. 67-72,
Aug. 2014.
-
祖父江 亮哉,
原祐子,
谷口 一徹,
冨山 宏之.
高位合成におけるマルチプレクサの遅延の削減手法 (ディペンダブルコンピューティング 組込み技術とネットワークに関するワークショップETNET2014),
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報,
一般社団法人電子情報通信学会,
Vol. 113,
No. 498,
pp. 121-126,
Mar. 2014.
-
祖父江 亮哉,
原 祐子,
谷口 一徹,
冨山宏之.
高位合成におけるマルチプレクサの遅延の削減手法,
情報処理学会 組込み技術とネットワークに関するワークショップ,
Mar. 2014.
-
早苗 駿一,
原 祐子,
山下 茂,
中島 康彦.
PPCに基づく高歩留まり回路の発見的設計手法,
情報処理学会 デザインガイア,
pp. 27-32,
Nov. 2013.
-
祖父江 亮哉,
原 祐子,
谷口 一徹,
冨山宏之.
高位合成における制御回路の構成方法の定量的評価,
情報処理学会 デザインガイア,
情報処理学会 デザインガイア,
pp. 257-262,
Nov. 2013.
-
早苗 駿一,
原 祐子,
山下 茂,
中島 康彦.
Partially-Programmable Circuit の歩留まり向上のためのLUT 最適化手法,
情報処理学会 DAシンポジウム,
pp. 27-32,
Aug. 2013.
-
國本 将也,
原 祐子,
中島 康彦.
永久故障回避のための等価命令列置換手法,
情報処理学会 並列/分散/協調処理に関するサマー・ワークショップ SWoPP,
pp. 121-126,
Aug. 2013.
-
藤原 知広,
姚 駿,
原 祐子,
中島 康彦.
リング型アレイアクセラレータのマクロパイプライン化による性能見積もり,
情報処理学会 並列/分散/協調処理に関するサマー・ワークショップ SWoPP,
no. 14,
pp. 1-6,
Aug. 2013.
-
林 大地,
関 賀,
原 祐子,
姚 駿,
中島 康彦.
メモリ分散型アレイアクセラレータの浮動小数点演算に関する性能考察,
情報処理学会 並列/分散/協調処理に関するサマー・ワークショップ SWoPP,
no. 8,
pp. 1-6,
Aug. 2013.
-
稲垣 慶和,
原 祐子,
姚 駿,
中島 康彦.
リング型アレイアクセラレータ向け演算ライブラリの実装と性能評価,
情報処理学会 並列/分散/協調処理に関するサマー・ワークショップ SWoPP,
no. 1,
pp. 1-6,
July 2013.
-
Hao Xu,
Yuko Hara-Azumi,
Yasuhiko Nakashima.
Comparison of Emulation-Oriented 8-bit ISA with 6502 ISA for an ARM Emulator,
情報処理学会 ARC研究会,
no. 9,
pp. 1-6,
Mar. 2013.
-
祖父江 亮哉,
原 祐子,
稗田 拓路,
谷口 一徹,
冨山 宏之.
クロック周波数向上のための動作合成におけるコントローラ設計手法,
情報処理学会 デザインガイア,
no. 20,
pp. 1-6,
Nov. 2012.
その他の論文・著書など
-
原祐子.
組込みマイクロプロセッサにおけるハードウェアセキュリティ,
電子情報通信学会Webinarテクノロジートレンドシリーズ,
June 2022.
-
原祐子.
知っておきたいキーワード(第105回)C言語ベースハードウェア設計技法,
映像情報メディア学会誌 = The journal of the Institute of Image Information and Television Engineers,
一般社団法人映像情報メディア学会,
Vol. 69,
No. 5,
pp. 442-444,
May 2015.
-
原祐子.
C言語ベースハードウェア設計技法,
映像情報メディア学会 学会誌,
May 2015.
-
原祐子.
国際会議開催報告:Asia and South Pacific Design Automation Conference,
電子情報通信学会 基礎・境界ソサイエティ Fundamentals Review,
The Institute of Electronics, Information and Communication Engineers,
Vol. 7,
No. 4,
pp. 372-372,
2014.
特許など
-
原祐子,
佐宗 馨,
楊明宇.
少命令セット組み込みプロセッサ.
特許.
公開.
国立大学法人東京工業大学.
2020/09/17.
PCT/JP2020/035226.
2021/04/01.
WO 2021/060135.
2021.
[ BibTeX 形式で保存 ]
[ 論文・著書をCSV形式で保存
]
[ 特許をCSV形式で保存
]
|