|
坂口嘉一 研究業績一覧 (19件)
- 2024
- 2023
- 2022
- 2021
- 2020
- 全件表示
論文
国際会議発表 (査読有り)
-
Tomoyuki Nagatsuka,
Yoshito Sakaguchi,
Kenji Kise.
CoreSymphony Architecture,
ACM International Conference on Computing Frontiers,
pp. 249-252,
May 2012.
-
Shinya Takamaeda,
Shintaro Sano,
YOshito Sakaguchi,
Naoki Fujieda,
Kenji Kise.
ScalableCore System: A Scalable Many-core Simulator by Employing Over 100 FPGA,
The 8th International Symposium on Applied Reconfigurable Computing (ARC2011),
Lecture notes in computer science, LNCS,
Vol. 7199/2012,
pp. 138-150,
Mar. 2012.
-
Tomoyuki Nagatsuka,
Yoshito Sakaguchi,
Takayuki Matsumura,
Kenji Kise.
CoreSymphony: An Efficient Reconfigurable Multi-core Architecture,
Internation Workshop on Highly-Efficient Accelerators and Reconfigurable Technologies Hearf2011,
COMPUTER ARCHITECTURE NEWS,
Vol. 39,
No. 4,
pp. 32-37,
Sept. 2011.
国内会議発表 (査読有り)
国際会議発表 (査読なし・不明)
国内会議発表 (査読なし・不明)
-
上野貴廣,
永塚智之,
坂口嘉一,
吉瀬謙二.
CoreSymphonyにおける命令ステアリングの検討,
情報処理学会第74回全国大会,
Mar. 2012.
-
坂口嘉一,
永塚智之,
吉瀬謙二.
CoreSymphony P605プロセッサのフロントエンドの実装,
情報処理学会第74回全国大会,
Mar. 2012.
-
永塚智之,
坂口嘉一,
松村貴之,
吉瀬謙二.
CoreSymphonyの実現に向けた高性能フロントエンドアーキテクチャ,
情報処理学会研究報告 2011-ARC-195,
pp. 1-8,
Apr. 2011.
-
Takayuki Matsumura,
Yoshito Sakaguchi,
Kenji Kise.
Performance comparison of processores with different micro architectures,
International Symposium on Low-Power and High-Speed Chips (COOL Chips),
p. 1,
Apr. 2011.
-
坂口嘉一,
松村貴之,
吉瀬謙二.
スーパースカラ版 MIPSCOREの実装と評価,
情報処理学会第73回全国大会,
Vol. 1,
No. 1H-2,
pp. 53-54,
Mar. 2011.
-
坂口嘉一,
松村貴之,
永塚智之,
吉瀬謙二.
CoreSymphonyの実現に向けたコアアーキテクチャの検討,
情報処理学会研究報告 2011-ARC-194,
pp. 1-4,
Mar. 2011.
-
松村貴之,
坂口嘉一,
吉瀬謙二.
マイクロアーキテクチャの異なるプロセッサの性能比較,
情報処理学会第73回全国大会,
Vol. 1,
No. 1H-4,
pp. 57-58,
Mar. 2011.
-
坂口嘉一,
高前田伸也,
吉瀬謙二.
ScalableCoreシステム2.0の実装と評価,
電子情報通信学会研究報告 RECONF,
pp. 121-126,
Sept. 2010.
-
坂口嘉一,
モッハマドアスリ,
高前田伸也,
金子晴彦,
吉瀬謙二.
誤り訂正符号を用いた計量な高速シリアル通信機構の実装と評価,
電子情報通信学会研究報告 CPSY2010-19,
pp. 67-72,
Aug. 2010.
-
若杉祐太,
坂口嘉一,
三好健文,
吉瀬謙二.
CoreSymphony アーキテクチャのための物理レジスタ管理手法,
情報処理学会研究報告 2009-ARC-188,
pp. 1-10,
Mar. 2010.
-
若杉祐太,
坂口嘉一,
三好健文,
吉瀬謙二.
CMPの遂次性能向上を目指すCoreSymphonyアーキテクチャ,
情報処理学会第72回全国大会,
Vol. 1,
No. 3M-6,
pp. 189-190,
Mar. 2010.
-
坂口嘉一,
若杉祐太,
三好健文,
吉瀬謙二.
コア融合アーキテクチャのためのプログラムの振舞いに着目した融合コア数の制御,
情報処理学会第72回全国大会,
Vol. 1,
No. 3M-3,
pp. 183-184,
Mar. 2010.
-
若杉祐太,
坂口嘉一,
三好健文,
吉瀬謙二.
CoreSymphonyアーキテクチャの高効率化,
情報処理学会研究報告 2009-ARC-184,
pp. 1-12,
Aug. 2009.
[ BibTeX 形式で保存 ]
[ 論文・著書をCSV形式で保存
]
[ 特許をCSV形式で保存
]
|